{"id":13333,"date":"2020-12-18T09:00:45","date_gmt":"2020-12-18T08:00:45","guid":{"rendered":"https:\/\/quantum.com.pl\/?p=13333"},"modified":"2021-01-18T15:28:27","modified_gmt":"2021-01-18T14:28:27","slug":"firma-lauterbach-rozszerza-oferte-narzedzi-wspierajacych-architekture-risc-v","status":"publish","type":"post","link":"https:\/\/quantum.com.pl\/pl\/firma-lauterbach-rozszerza-oferte-narzedzi-wspierajacych-architekture-risc-v\/","title":{"rendered":"FIRMA LAUTERBACH ROZSZERZA OFERT\u0118 NARZ\u0118DZI WSPIERAJ\u0104CYCH ARCHITEKTUR\u0118 RISC-V"},"content":{"rendered":"<p class=\"rtecenter\"><strong>Nowy CombiProbe od firmy Lauterbach dla architektury RISC-V<\/strong><\/p>\n<p>&nbsp;<\/p>\n<p><img loading=\"lazy\" decoding=\"async\" class=\"aligncenter wp-image-13560 size-full\" src=\"https:\/\/quantum.com.pl\/wp-content\/uploads\/2020\/12\/LAUTERBACH-COMBIPROBE-RISC-V.jpg\" alt=\"\" width=\"800\" height=\"267\" srcset=\"https:\/\/quantum.com.pl\/wp-content\/uploads\/2020\/12\/LAUTERBACH-COMBIPROBE-RISC-V.jpg 800w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2020\/12\/LAUTERBACH-COMBIPROBE-RISC-V-300x100.jpg 300w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2020\/12\/LAUTERBACH-COMBIPROBE-RISC-V-768x256.jpg 768w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2020\/12\/LAUTERBACH-COMBIPROBE-RISC-V-600x200.jpg 600w\" sizes=\"auto, (max-width: 800px) 100vw, 800px\" \/><\/p>\n<p>&nbsp;<\/p>\n<p>Lauterbach rozszerza rodzin\u0119 narz\u0119dzi CombiProbe, po\u0142\u0105czonych jednostek debugowania i \u015bledzenia, o mo\u017cliwo\u015b\u0107 obs\u0142ugi architektury RISC-V.<\/p>\n<p>Wszystkie narz\u0119dzia firmy Lauterbach do debugowania RISC-V, zaprojektowane s\u0105 do pracy z najnowsz\u0105 specyfikacj\u0105 debugowania RISC-V. CombiProbe obs\u0142uguje zar\u00f3wno 32-, jak i 64-bitowe rdzenie RISC-V i przeznaczony jest do debugowania system\u00f3w \u015bredniej klasy, zawieraj\u0105cych zazwyczaj wiele heterogenicznych rdzeni. Uwzgl\u0119dniona zosta\u0142a r\u00f3wnie\u017c obs\u0142uga portu trace o \u015bredniej przepustowo\u015bci do 400 MBit\/s na kana\u0142 dla 4 kana\u0142\u00f3w, dla istniej\u0105cego ju\u017c zastrze\u017conego \u201eSiFive Nexus Trace\u201d oraz dla specyfikacji \u015bledzenia, kt\u00f3re w przysz\u0142o\u015bci zostan\u0105 formalnie zatwierdzone przez RISC-V International. Typowym przyk\u0142adem zastosowania mo\u017ce by\u0107 RISC-V z par\u0105 rdzeni Cortex-M na tym samym SoC. Oprogramowanie TRACE32 PowerView zawiera dobrze udokumentowany interfejs API, umo\u017cliwiaj\u0105cy u\u017cytkownikom rozszerzenie dezasemblera o obs\u0142ug\u0119 niestandardowych instrukcji. CombiProbe \u0142\u0105czy si\u0119 z 20-pinowym nag\u0142\u00f3wkiem debugowania \u201eArm Standard\u201d, b\u0105d\u017a ze zdefiniowanymi przez RISC-V nag\u0142\u00f3wkami MIPI10 i MIPI20T.<\/p>\n<p>RISC-V jest otwartym, wolnym od op\u0142at, modelem programowym procesora ISA (Instruction Set Architecture), umo\u017cliwiaj\u0105cym projektantom tworzenie uk\u0142ad\u00f3w scalonych z dobrze zdefiniowanym zestawem instrukcji i niestandardowymi urz\u0105dzeniami peryferyjnymi. Opracowany zosta\u0142 w 2010 roku w UC Berkley, a utrzymywany jest obecnie przez mi\u0119dzynarodowe konsorcjum non profit RISC-V. Specyfikacja RISC-V pozwala na 32-bitowe (RV32), 64-bitowe (RV64) i 128-bitowe (RV128) zestawy instrukcji z szeregiem rozszerze\u0144 w celu dodania funkcjonalno\u015bci, takich jak: operacje zmiennoprzecinkowe, mno\u017cenie, skompresowane instrukcje, standardowe debugowanie, itp.<\/p>\n<p>Dostrzegaj\u0105c jak znacz\u0105cy wp\u0142yw na przysz\u0142o\u015b\u0107 system\u00f3w wbudowanych ma RISC-V, firma Lauterbach zapewnia, i\u017c udost\u0119pni u\u017cytkownikom odpowiednie, dla ich projekt\u00f3w, narz\u0119dzia TRACE32.<\/p>\n<p>Obs\u0142uga RISC-V przez CombiProbe udost\u0119pniona zostanie 1 stycznie 2021 roku.<\/p>\n","protected":false},"excerpt":{"rendered":"<p>Nowy CombiProbe od firmy Lauterbach dla architektury RISC-V &nbsp; &nbsp; Lauterbach rozszerza rodzin\u0119 narz\u0119dzi CombiProbe, po\u0142\u0105czonych jednostek debugowania i \u015bledzenia, o mo\u017cliwo\u015b\u0107 obs\u0142ugi architektury RISC-V. Wszystkie narz\u0119dzia firmy Lauterbach do debugowania RISC-V, zaprojektowane s\u0105 do pracy z najnowsz\u0105 specyfikacj\u0105 debugowania RISC-V. CombiProbe obs\u0142uguje zar\u00f3wno 32-, jak i 64-bitowe rdzenie RISC-V i przeznaczony jest do debugowania [&hellip;]<\/p>\n","protected":false},"author":6,"featured_media":0,"comment_status":"open","ping_status":"open","sticky":false,"template":"","format":"standard","meta":{"_acf_changed":false,"inline_featured_image":false,"_monsterinsights_skip_tracking":false,"_monsterinsights_sitenote_active":false,"_monsterinsights_sitenote_note":"","_monsterinsights_sitenote_category":0,"footnotes":""},"categories":[1611],"tags":[],"class_list":["post-13333","post","type-post","status-publish","format-standard","hentry","category-news"],"acf":[],"_links":{"self":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts\/13333","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/users\/6"}],"replies":[{"embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/comments?post=13333"}],"version-history":[{"count":3,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts\/13333\/revisions"}],"predecessor-version":[{"id":13562,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts\/13333\/revisions\/13562"}],"wp:attachment":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/media?parent=13333"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/categories?post=13333"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/tags?post=13333"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}