{"id":15924,"date":"2024-10-09T14:00:09","date_gmt":"2024-10-09T12:00:09","guid":{"rendered":"https:\/\/quantum.com.pl\/?p=15924"},"modified":"2024-10-09T13:23:09","modified_gmt":"2024-10-09T11:23:09","slug":"lauterbach-ze-wsparciem-dla-synopsys-arc-v-ip","status":"publish","type":"post","link":"https:\/\/quantum.com.pl\/pl\/lauterbach-ze-wsparciem-dla-synopsys-arc-v-ip\/","title":{"rendered":"LAUTERBACH ZE WSPARCIEM DLA SYNOPSYS ARC-V IP"},"content":{"rendered":"<p><strong>TRACE32 firmy Lauterbach z obs\u0142ug\u0105 debugowania i \u015bledzenia procesora ARC-V IP od Synopsys<\/strong><\/p>\n<p>&nbsp;<\/p>\n<pre><img loading=\"lazy\" decoding=\"async\" class=\"aligncenter wp-image-15925 size-large\" src=\"https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-1024x444.jpg\" alt=\"\" width=\"860\" height=\"373\" srcset=\"https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-1024x444.jpg 1024w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-300x130.jpg 300w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-768x333.jpg 768w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-1536x666.jpg 1536w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-2048x887.jpg 2048w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-860x373.jpg 860w, https:\/\/quantum.com.pl\/wp-content\/uploads\/2024\/10\/LAUTERBACH-SYNOPSYS-ARC-V-IP-600x260.jpg 600w\" sizes=\"auto, (max-width: 860px) 100vw, 860px\" \/><span style=\"color: #808080;\">Graphic: phaisarnwong\/123rf<\/span><\/pre>\n<p>&nbsp;<\/p>\n<p><strong>Firma Lauterbach rozszerza \u015brodowisko TRACE32\u00ae o obs\u0142ug\u0119 RISC-V firmy Synopsys opartego na procesorze ARC-V&#x2122; IP. Wsparcie obejmuje pe\u0142ne debugowanie i \u015bledzenie IP procesora ARC-V, w tym na implementacjach sprz\u0119towych specyficznych dla dostawcy, wsparcie dla wirtualnych cel\u00f3w i symulator\u00f3w zestawu instrukcji TRACE32\u00ae (ISS).<\/strong><\/p>\n<p>Narz\u0119dzia TRACE32\u00ae zostan\u0105 rozszerzone o obs\u0142ug\u0119 pe\u0142nej gamy procesor\u00f3w Synopsys ARC-V, w tym wysokowydajnych 64-bitowych RPX, 32-bitowych RHX w czasie rzeczywistym i 32-bitowych RMX o ultra niskim poborze mocy.<\/p>\n<p>In\u017cynierowie Synopsys i Lauterbach \u015bci\u015ble wsp\u00f3\u0142pracuj\u0105 nad wdro\u017ceniem obs\u0142ugi TRACE32 dla ARC-V IP. W rezultacie dostawcy p\u00f3\u0142przewodnik\u00f3w, kt\u00f3rzy wdra\u017caj\u0105 rdzenie ARC-V na swoich chipach, a tak\u017ce u\u017cytkownicy tworz\u0105cy aplikacje wbudowane, mog\u0105 polega\u0107 na tym samym interfejsie graficznym TRACE32\u00ae i do\u015bwiadczeniu u\u017cytkownika w zakresie debugowania i \u015bledzenia, kt\u00f3re zastosowano w ponad 150 architekturach i 10 000 chip\u00f3w. Lauterbach odegra\u0142 kluczow\u0105 rol\u0119 w grupach roboczych RISC-V Foundation, kt\u00f3re zdefiniowa\u0142y standardy debugowania i \u015bledzenia dla procesor\u00f3w opartych na RISC-V. Wiod\u0105ce firmy bran\u017cy motoryzacyjnej, od producent\u00f3w chip\u00f3w po Tier 1, ju\u017c zaanga\u017cowa\u0142y si\u0119 w architektur\u0119 RISC-V.<\/p>\n<p>Narz\u0119dzia TRACE32\u00ae sk\u0142adaj\u0105 si\u0119 z uniwersalnego oprogramowania PowerView do debugowania i \u015bledzenia, a tak\u017ce modu\u0142\u00f3w akceleratora debugowania i \u015bledzenia. Modu\u0142y PowerDebug gwarantuj\u0105 najwy\u017csze dost\u0119pne pr\u0119dko\u015bci pobierania i najmniejsze czasy odpowiedzi w celu wydajnego debugowania i automatyzacji test\u00f3w, modu\u0142y \u015bledzenia w czasie rzeczywistym PowerTrace zapewniaj\u0105 pe\u0142ny wgl\u0105d w to, co robi\u0105 procesory i inne rdzenie systemu bez jakiegokolwiek wp\u0142ywu na jego wydajno\u015b\u0107 w czasie rzeczywistym.<\/p>\n<p>TRACE32\u00ae umo\u017cliwia jednoczesne debugowanie i \u015bledzenie procesora oraz innych rdzeni w SoC, co jest unikaln\u0105 funkcj\u0105 obejmuj\u0105c\u0105 ca\u0142y system. Nie ma znaczenia, czy system jest SMP (Symmetric Multiprocessing), AMP (Asymmetric Multiprocessing), czy iAMP (Integrated Asymmetrical Multiprocessing). Innowacyjna technologia debugowania i \u015bledzenia iAMP firmy Lauterbach umo\u017cliwia debugowanie system\u00f3w wielordzeniowych z identycznymi zestawami instrukcji procesora w jednym interfejsie graficznym TRACE32\u00ae PowerView.<\/p>\n<p><em>\u201eIP procesora ARC-V firmy Synopsys b\u0119dzie szeroko stosowane w bran\u017cy motoryzacyjnej i innych obszarach system\u00f3w wbudowanych. Oczywiste jest zatem, \u017ce b\u0119dziemy wspiera\u0107 naszych obecnych i przysz\u0142ych u\u017cytkownik\u00f3w w ich projektach ARC-V IP.\u201d<\/em> \u2013 <strong>Norbert Weiss<\/strong>, dyrektor zarz\u0105dzaj\u0105cy Lauterbach GmbH<\/p>\n<p><em>\u201eBior\u0105c pod uwag\u0119 rosn\u0105c\u0105 z\u0142o\u017cono\u015b\u0107 projekt\u00f3w opartych na RISC-V, posiadanie solidnych mo\u017cliwo\u015bci debugowania i \u015bledzenia ma kluczowe znaczenie dla identyfikacji i rozwi\u0105zywania problem\u00f3w na wczesnym etapie procesu rozwoju, aby przyspieszy\u0107 czas wprowadzenia na rynek oraz zwi\u0119kszy\u0107 og\u00f3ln\u0105 niezawodno\u015b\u0107 systemu. Rozszerzenie narz\u0119dzi TRACE32\u00ae o obs\u0142ug\u0119\u00a0 IP procesora Synopsys ARC-V umo\u017cliwi naszym wsp\u00f3lnym u\u017cytkownikom przyspieszenie cyklu rozwoju oraz skuteczniejsze wprowadzanie na rynek rozwi\u0105za\u0144 wbudowanych.\u201d<\/em>\u00a0\u2013 <strong>Mick Posner<\/strong>, wiceprezes ds. zarz\u0105dzania produktami IP w Synopsys<\/p>\n<p>Film przedstawiaj\u0105cy mo\u017cliwo\u015bci wynikaj\u0105ce z po\u0142\u0105czenia TRACE32\u00ae dla RISC-V i Synopsys ARC-V&#x2122;, mo\u017cna obejrze\u0107 <a href=\"https:\/\/www.youtube.com\/watch?si=3mFDVw69dZj6IF10&amp;v=BXi7a2owqFA&amp;feature=youtu.be\"><strong>TUTAJ<\/strong><\/a>.<\/p>\n","protected":false},"excerpt":{"rendered":"<p>TRACE32 firmy Lauterbach z obs\u0142ug\u0105 debugowania i \u015bledzenia procesora ARC-V IP od Synopsys &nbsp; Graphic: phaisarnwong\/123rf &nbsp; Firma Lauterbach rozszerza \u015brodowisko TRACE32\u00ae o obs\u0142ug\u0119 RISC-V firmy Synopsys opartego na procesorze ARC-V&#x2122; IP. Wsparcie obejmuje pe\u0142ne debugowanie i \u015bledzenie IP procesora ARC-V, w tym na implementacjach sprz\u0119towych specyficznych dla dostawcy, wsparcie dla wirtualnych cel\u00f3w i symulator\u00f3w [&hellip;]<\/p>\n","protected":false},"author":6,"featured_media":0,"comment_status":"closed","ping_status":"closed","sticky":false,"template":"","format":"standard","meta":{"_acf_changed":false,"inline_featured_image":false,"_monsterinsights_skip_tracking":false,"_monsterinsights_sitenote_active":false,"_monsterinsights_sitenote_note":"","_monsterinsights_sitenote_category":0,"footnotes":""},"categories":[1611],"tags":[],"class_list":["post-15924","post","type-post","status-publish","format-standard","hentry","category-news"],"acf":[],"_links":{"self":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts\/15924","targetHints":{"allow":["GET"]}}],"collection":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/users\/6"}],"replies":[{"embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/comments?post=15924"}],"version-history":[{"count":5,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts\/15924\/revisions"}],"predecessor-version":[{"id":15937,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/posts\/15924\/revisions\/15937"}],"wp:attachment":[{"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/media?parent=15924"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/categories?post=15924"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/quantum.com.pl\/pl\/wp-json\/wp\/v2\/tags?post=15924"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}